Ice Lake
Ice Lake ist der Codename einer CPU-Mikroarchitektur von Intel, die im April 2021 eingeführt wurde. Sie ist der Nachfolger der Cascade Lake-Architektur. Ice Lake beruht auf einem 10nm-Prozess. Im Serverbereich bildet sie die Basis für die Dual-Socket-fähigen 3rd Generation Intel Xeon Scalable CPUs (Ice Lake Xeon Scalable, ICX, ICL-SP). CPUs der dritten Xeon Scalable Generation sind an der Ziffer "3" an der zweiten Stelle der vierstelligen Typennummer zu erkennen. Quad-Socket-fähige CPUs der dritten Xeon Scalable Generation basieren auf der Cooper Lake CPU-Mikroarchitektur (14nm).
Die Aufbau
Der Aufbau der Ice Lake Dies ist folgendermaßen:[1]
- 660 mm² (monolithic)
- ICX HCC (High Core Count) bis zu 28 Cores
- ICX XCC (Extreme Core Count) bis zu 40 Cores (42 Cores physisch, maximal 40 aktiviert)[2]
Funktionsunterschiede Silver/Gold/Platinum
3rd Gen Xeon Scalable Ice Lake | Silver 43xx | Gold 53xx | Gold 63xx | Platinum 83xx |
---|---|---|---|---|
Lowest Core Count | 8 | |||
Highest Core Count | 20 | 24 | 32 | 40 |
CPU Sockets supported | 2 | |||
Number of UPI Links | 2 | 3 | ||
UPI Speed | 10,4 GT/s | 11,2 GT/s | ||
AVX-512 FMA Units | 2 | |||
Memory Speed Support | 2.667 MT/s | 2.933 MT/s | 3.200 MT/s | |
VNNI | yes | |||
Turbo Boost 2.0 | yes | |||
Hyper-Threading | yes |
Neuheiten von Ice Lake
- PCIe 4.0 (statt 3.1)
- 64 PCIe Lanes (statt 48) je Prozessor (maximal 128 PCIe Lanes bei einem Dual-Socket Mainboard)
- Intel’s Sunny Cove Processor Core
- Acht DDR4-3200 Speicherkanäle (statt bislang sechs DDR4-2966)
- 2 FMA AVX-512
- DLBoost
- Erfordert LGA4189-4 ‘Whitley’ Mainboard (kein LGA4189-5 ‘Cedar Island’ - dieses ist für Cooper Lake)
Ice Lake Xeon Chipsets
- C621A
- C627A
- C629A
Weitere Informationen
- Intel Xeon Ice Lake Edition Marks the Start and End of an Era (www.servethehome.com, 06.04.2021)
Einzelnachweise
- ↑ Intel 3rd Gen Xeon Scalable (Ice Lake SP) Review: Generationally Big, Competitively Small (Page 4) (anandtech.com, 06.03.2021)
- ↑ Intel Icelake Server Die Size & Floorplan Inefficiencies Revealed (semianalysis.com, 12.11.2021) The largest die of them all, ICX XCC, comes with 42 cores. The other IO will remain the same as the HCC die. Rumors point out that Intel will not be shipping all 42 cores enabled though.
Autor: Werner Fischer Werner Fischer arbeitet im Product Management Team von Thomas-Krenn. Er evaluiert dabei neueste Technologien und teilt sein Wissen in Fachartikeln, bei Konferenzen und im Thomas-Krenn Wiki. Bereits 2005 - ein Jahr nach seinem Abschluss des Studiums zu Computer- und Mediensicherheit an der FH Hagenberg - heuerte er beim bayerischen Server-Hersteller an. Als Öffi-Fan nutzt er gerne Bus & Bahn und genießt seinen morgendlichen Spaziergang ins Büro.
|